cpu前端总线 内存-前端总线比内存
该楼层疑似违规已被系统折叠隐藏此楼查看此楼
这和主板HyperTransport技术有关;
HyperTransport是一种为主板上的集成电路互连而设计的端到端总线技术,它可以在内存控制器、磁盘控制器以及PCI总线控制器之间提供更高的数据传输带宽。HyperTransport采用类似DDR的工作方式,在400MHz工作频率下,相当于800MHz的传输频率。此外HyperTransport是在同一个总线中模拟出两个独立数据链进行点对点数据双向传输,因此理论上最大传输速率可以视为翻倍,具有4、8、16及32位频宽的高速序列连接功能。在400MHz下,双向4bit模式的总线带宽为0.8GB/sec,双向8bit模式的总线带宽为1.6GB/sec;800MHz下,双向8bit模式的总线带宽为3.2GB/sec,双向16bit模式的总线带宽为6.4GB/sec,双向32bit模式的总线带宽为12.8GB/sec。以400MHz下,双向4bit模式为例,带宽计算方法为400MHz×2×2×4bit÷8=0.8GB/sec。
HyperTransport还有一大特色,就是当数据位宽并非32bit时,可以分批传输数据来达到与32bit相同的效果。例如16bit的数据就可以分两批传输,8bit的数据就可以分四批传输,这种数据分包传输的方法,给了HyperTransport在应用上更大的弹性空间。
2004年2月,HyperTransport技术联盟(Hyper Transport Technology Consortium)又正式发布了HyperTransport 2.0规格,由于采用了Dual-data技术,使频率成功提升到了1.0GHz、1.2GHz和1.4GHz,数据传输带宽由每通道1.6Gb/sec提升到了2.0GB/sec、2.4Gb/sec和2.8GB/sec,最大带宽由原来的12.8Gb/sec提升到了22.4GB/sec。
2006年4月24日,从规格上来看,HyperTransport 3.0并不属于全新的总线技术cpu前端总线 内存,它只是在HyperTransport 2.0的基础之上做了优化,并加入了几项新技术。
首先是GHz四种物理工作频率,并可支持32bit通道总线,在最高级的2.6GHz频率下,32位HyperTransport 3.0总线拥有20.8GB/sec的单向传输效能,若考虑双向传输,总带宽值将达到史无前例的41.6GB/sec。即便在常规的16bit通道模式下cpu前端总线 内存,HyperTransport 3.0总线也将拥有20.8GB/sec的总带宽
其次,从1.0到2.0,HyperTransport除了工作频率提升外,其他方面的规格变化并不大,但新发布的HyperTransport 3.0则并非仅仅是如此。HyperTransport 3.0是专为AMD的未来计算平台而设计,除了性能大幅度提升外,HyperTransport 3.0还带来许多革命性的新特性,如跨系统连接、总线的自适应配置、热拔插支持、更先进的电源动态管理机制,并且还支持HTX接口以及远程信号传输等等。
当HyperTransport应用于内存控制器时,其实也就类似于传统的前端总线(FSB,Front Side Bus),因此对于将HyperTransport技术用于内存控制器的CPU来说,其HyperTransport的频率也就相当于前端总线的频率。性能更高,传输带宽更大。HyperTransport 3.0标准有1.8GHz、2.0GHz、2.4GHz和2.6